Reduction of Address Discharge Time by Additional Scan Voltage in AC PDP
AC PDP의 부화면 시간동안 기입 방전의 시간지연을 각각 조사하였고 기입방전 마진 범위 내에서 추
가 주사전압의 높이를 변화하여 전체 부화면 시간동안 기입방전 시간을 단축시킨다. 첫번째 초기화 기간 동안 높은 상승 경사파 전압이 주사전극에 인가되어 초기화 방전이 발생하고 셀 내부에서 벽전하를 생성한다. 생성된 벽전하는 기입전압과 더해져서 기입 방전을 일으킨다. 첫 번째 부화면 시간에는 초기화 기간 동안 상승 경사파를 갖는 높은 전압에 의해 벽전하가 많이 존재하므로 첫 번째 기입 방전은 다른 부화면 시간보다 빠르게 형성된다. 한편, 두 번째부터 마지막 부화면 시간까지의 기입 방전 생성시간은 셀 내의 벽전하 소멸에 의하여 점차적으로 늦어진다. 본 연구에서는 각 부화면 시간동안 기입방전의 시간지연을 조사하였고, 부화면 시간의 기입기간 마다 추가 주사전압을 다르게 인가하여 전체 기입방전 지연시간을 단축시키는 방법을 제시한다.
The address discharge time lags are investigated in each subfield time in AC PDP and are
shortened by changing the amplitude of the additional scan voltage during total subfield time under the address voltage margin range. During the reset period, the reset discharge is produced by applying the high positive-going ramp voltage and the wall charge in a cell is generated. That wall charge plus the external address voltage is induced the address discharge. In the first subfield time, the address discharge is fast produced than the other subfield time because the wall charge are much remained by the high positive-going ramp voltage during the reset period. Meanwhile, from the second to last subfield, the address discharge production time is gradually delayed due to the dissipation of the wall charge in a cell. In this study, the address discharge time lags are measured in each subfield time and the method to shorten the total address discharge time lag is proposed by applying the different additional scan voltage in each the subfield time.